本站支持尊重有效期内的版权/著作权,所有的资源均来自于互联网网友分享或网盘资源,一旦发现资源涉及侵权,将立即删除。希望所有用户一同监督并反馈问题,如有侵权请联系站长或发送邮件到ebook666@outlook.com,本站将立马改正
书名:计算机系统应用教程
定价:45.00元
作者:成洁 著
出版社:电子工业出版社
出版日期:2021-09-01
ISBN:9787121420238
字数:
页码:216
版次:
装帧:平装
开本:16开
商品重量:
目 录
章 EDA基础和实验系统t1
1.1 EDA简介t1
1.2 Verilog HDL简介t1
1.3 Vivado安装及使用说明t3
1.3.1 Vivado安装说明t3
1.3.2 Vivado使用说明t9
1.4 LCD触摸屏调用方法t27
1.5 实验系统t33
第2章 数字逻辑与数字电路实践t40
2.1 三人表决电路实验t40
2.1.1 实验类别t40
2.1.2 实验目的t40
2.1.3 实验原理t40
2.1.4 实验内容和要求t40
2.1.5 实验步骤t41
2.1.6 可研究与探索的问题t46
2.1.7 源代码t47
2.2 数据选择器实验t47
2.2.1 实验类别t47
2.2.2 实验目的t47
2.2.3 实验原理t47
2.2.4 实验内容和要求t47
2.2.5 实验步骤t48
2.2.6 可研究与探索的问题t49
2.2.7 源代码t49
2.3 半加器和全加器实验t50
2.3.1 实验类别t50
2.3.2 实验目的t50
2.3.3 实验原理t50
2.3.4 实验内容和要求t50
2.3.5 半加器实验步骤t51
2.3.6 全加器实验步骤t52
2.3.7 可研究与探索的问题t55
2.3.8 源代码t55
2.4 七段数码显示译码器实验t55
2.4.1 实验类别t55
2.4.2 实验目的t55
2.4.3 实验原理t56
2.4.4 实验内容和要求t56
2.4.5 实验步骤t58
2.4.6 可研究与探索的问题t59
2.4.7 源代码t59
2.5 计数器实验t60
2.5.1 实验类别t60
2.5.2 实验目的t60
2.5.3 实验原理t60
2.5.4 实验内容和要求t60
2.5.5 实验步骤t61
2.5.6 可研究与探索的问题t63
2.5.7 源代码t63
2.6 移位寄存器实验t64
2.6.1 实验类别t64
2.6.2 实验目的t64
2.6.3 实验原理t64
2.6.4 实验内容和要求t64
2.6.5 实验步骤(方案二)t66
2.6.6 可研究与探索的问题t68
2.6.7 源代码(实验设计方案二)t68
2.7 序列信号发生器实验t73
2.7.1 实验类别t73
2.7.2 实验目的t73
2.7.3 实验原理t74
2.7.4 实验内容和要求t74
2.7.5 可研究与探索的问题t76
2.8 序列检测器实验t76
2.8.1 实验类别t76
2.8.2 实验目的t76
2.8.3 实验原理t76
2.8.4 实验内容和要求t77
2.8.5 可研究与探索的问题t78
2.9 数字钟实验t78
2.9.1 实验类别t78
2.9.2 实验目的t78
2.9.3 实验原理t79
2.9.4 实验内容和要求t79
2.9.5 可研究与探索的问题t80
2.10 交通灯控制器实验t80
2.10.1 实验类别t80
2.10.2 实验目的t80
2.10.3 实验原理t80
2.10.4 实验内容和要求t80
2.10.5 可研究与探索的问题t82
第3章 计算机组成原理实践t83
3.1 32位算术逻辑运算器实验t83
3.1.1 实验类型t83
3.1.2 实验目的t83
3.1.3 实验原理t83
3.1.4 实验内容和要求t84
3.1.5 可研究与探索的问题t85
3.2 存储器实验t85
3.2.1 实验类别t85
3.2.2 实验目的t85
3.2.3 实验原理t85
3.2.4 实验内容和要求t87
3.2.5 建议的实验步骤t87
3.2.6 可研究与探索的问题t89
3.3 指令系统实验t89
3.3.1 实验类别t89
3.3.2 实验目的t89
3.3.3 实验原理t89
3.3.4 实验内容和要求t90
3.3.5 可研究与探索的问题t90
3.4 单周期CPU实验t90
3.4.1 实验类别t91
3.4.2 实验目的t91
3.4.3 实验原理t91
3.4.4 实验内容和要求t92
3.4.5 可研究与探索的问题t92
3.5 多周期CPU实验t93
3.5.1 实验类别t93
3.5.2 实验目的t93
3.5.3 实验原理t93
3.5.4 实验内容和要求t94
3.5.5 可研究与探索的问题t95
3.6 中断实验t95
3.6.1 实验类别t95
3.6.2 实验目的t95
3.6.3 实验原理t95
3.6.4 实验内容和要求t96
3.6.5 可研究与探索的问题t97
第4章 计算机体系结构实践t98
4.1 流水线CPU设计t98
4.1.1 实验类别t98
4.1.2 实验目的t98
4.1.3 实验原理t99
4.1.4 实验内容和要求t103
4.1.5 实验步骤t104
4.1.6 可研究与探索的问题t110
4.2 流水线带Cache的CPU设计t110
4.2.1 实验类别t110
4.2.2 实验目的t110
4.2.3 实验原理t110
4.2.4 实验内容和要求t112
4.2.5 可研究与探索的问题t113
第5章 计算机组成与体系结构实践t114
5.1 ALU实验t114
5.1.1 实验类型t114
5.1.2 实验目的t114
5.1.3 实验原理t114
5.1.4 实验内容和要求t115
5.1.5 实验步骤t116
5.1.6 可研究与探索的问题t124
5.1.7 源代码t125
5.2 存储器实验t130
5.2.1 实验类型t130
5.2.2 实验目的t130
5.2.3 实验原理t130
5.2.4 实验内容和要求t131
5.2.5 FPGA中ROM定制与读出实验步骤t131
5.5.6 FPGA的RAM定制与读写实验t137
5.2.7 可研究与探索的问题t139
5.2.8 源代码t140
5.3 多周期控制器实验t144
5.3.1 实验类型t144
5.3.2 实验目的t144
5.3.3 实验原理t144
5.3.4 实验内容和要求t145
5.3.5 实验步骤t146
5.3.6 可研究与探索的问题t148
5.3.7 源代码t148
5.4 多周期CPU实验t153
5.4.1 实验类型t153
5.4.2 实验目的t153
5.4.3 实验原理t153
5.4.4 实验内容和要求t155
5.4.5 实验步骤t156
5.4.6 可研究与探索的问题t157
5.4.7 源代码t157
附录A Icarus Verilog开发环境及使用t161
A.1 Icarus Verilog的安装t161
A.2 Icarus Verilog环境变量设置t162
A.3 Icarus Verilog的使用t163
附录B Verilog HDL语法简介t171
B.1 Verilog HDL基本结构t171
B.2 数据类型及常量、变量t173
B.3 运算符t175
B.4 语句t176
B.5 编译预处理语句t182
B.6 测试台、系统任务和函数t183
附录C 实验报告t185
附录D 引脚对应关系表t188
附录E MIPS指令t193
参考文献t203